HDI基板中的串擾怎么避免
高密度互連或HDI基板是多層,高密度電路,具有細線和明確定義的空間圖案等特征。越來越多的HDI基板的采用增強了PCB的整體功能并限制了操作區(qū)域。
將HDI板與其他類型板區(qū)分開來的關鍵因素之一是其獨特的設計,其中包括多層銅填充微通孔。這些多層微通孔實現了垂直互連。此外,高密度互連(HDI)基板提供的優(yōu)點包括更高的集成度和更好的兩側元件放置。此外,HDI板由較小數量的I/O組成。高密度互連(HDI)基板的其他功能包括更快的信號傳輸和顯著減少信號損失和交叉延遲。
最近采用的HDI板制備技術涉及組件的小型化并采用高端設備。但是,串擾等挑戰(zhàn)會對HDI板的性能產生不同的影響。因此,避免HDI電路板中的串擾變得至關重要。

HDI電路板中的串擾生成
無意識跡線和組件之間的電磁耦合被定義為電子電路中的串擾。此外,由于外部干擾,電磁場干擾可能發(fā)生在PCB中。串擾會產生不良影響,影響時鐘,周期信號,系統(tǒng)關鍵網絡,如數據線,控制信號和I/O.此外,受影響的時鐘和周期性信號會對工作PCB和組件組件產生嚴重的功能影響。串擾導致電容和電感耦合。 HDI基板中的電容耦合發(fā)生在其中一條跡線位于另一條跡線上時。
避免串擾的方法
HDI基板中的串擾因較短而減少耦合長度和較低介電常數高達50%??梢韵拗艸DI基板中串擾的其他因素包括,
使用較低的Dk材料。
HDI材料系統(tǒng)的較低介電常數可使電路板收縮至28%。
距離越短對于參考平面,近端串擾將越低。
HDI小型化提供更短的互連長度,如果使用更低介電常數材料,則HDI基板中的串擾減少
介電常數較低時,介電厚度較小。這意味著較低介電常數的材料系統(tǒng)可以在相同的間距下產生更少的串擾,或者跡線可以更靠近在一起并具有相同的串擾量。
ps:部分圖片來源于網絡,如有侵權,請聯系我們刪除
推薦深聯新聞
- 深聯電路榮膺2024年度“綠色制造與環(huán)保優(yōu)秀企業(yè)”稱號
- 珠海深聯招聘專場,它來啦!
- 電池 FPC:電子設備供電連接的柔性基石
- 當 PCB 廠遇上 AI:是挑戰(zhàn),還是開啟 “智能電路” 新賽道的鑰匙?
- 解碼線路板廠精密工藝:如何將基板雕琢成電子設備 “心臟”?
- 探秘汽車智能座艙線路板:復雜電路如何適配多變需求?
- 5G 時代,HDI 面臨哪些關鍵挑戰(zhàn)與發(fā)展機遇?
- 手機無線充軟板,如何為便捷充電 “搭橋鋪路”?
- 汽車激光雷達線路板為何需要耐極端溫度?普通 PCB 為何無法替代?
- PI 基材為何仍是柔性電路板的主流選擇??



總共 - 條評論【我要評論】